

### دانشگاه تهران

پردیس دانشکدههای فنی دانشکده مهندسی برق و کامپیوتر



### درس الكترونيك ٣

پروژه نهایی درس

## طراحی و شبیه سازی تقویت کننده دو طبقه درمحیط کیدنس

استاد درس :

دكتر شعاعي

تاريخ تحويل:

14.1/.4/71



### دانشکده مهندسی برق و کامپیوتر

### پروژه پایانی درس الکترونیک ۳





#### ۱- مقدمه

هدف از این پروژه، طراحی کامل یک تقویت کننده دو طبقه و شبیه سازی آن است. پارامترهای مورد نیاز شما برای انجام این پروژه در جدول.۱ آمده است.

جدول.١

| Parameter                              | Value |
|----------------------------------------|-------|
| Tech. (nm)                             | 180   |
| VDD (V)                                | 1.8   |
| $\mu_n C_{ox} (\mu A/V^2)$             | 270   |
| $\mu_p C_{ox} (\mu A/V^2)$             | 70    |
| λ .L (μm/V)                            | 0.08  |
| $C_{ox}$ (fF/ $\mu$ m <sup>2</sup> )   | 8.5   |
| $C_{ov}/W = L_{ov}C_{ox} (fF/\mu m^2)$ | 0.35  |
| Vov,opt (mV)                           | 150   |
| V <sub>th</sub> (mV)                   | 500   |

حداکثر طول ترانزیستورها ۳۶۰ نانومتر است. برای مقاومت از rnhpoly و برای خازن از mimcap استفاده کنید. هم چنین مقدار ذکر شده در جدول برای ۷۵۷ مقدار بهینه آن در پروسه ۰.۱8µm CMOS است که توصیه می شود در طراحی از آن استفاده شود، اما در صورت نیاز می توانید مقدار متفاوتی برای آن در نظر بگیرید.

\*تمامى شبيه سازى ها در هر ٣ گوشه FF-20, TT27, SS85 انجام گردد.

### ۲- طراحی تقویت کننده

شماتیک تقویت کننده دو طبقه در شکل(۱) نشان داده شده است.



### دانشکده مهندسی برق و کامپیوتر

### پروژه پایانی درس الکترونیک ۳

دستیار آموزشی: پریا فرج زاده





Bias Circuit

# 101

### دانشکده مهندسی برق و کامپیوتر

### پروژه پایانی درس الکترونیک ۳





\*راهنمایی: شکل(۲) آینه جریان کسکود با سویینگ گسترده را نشان می دهد، در این مدار نسبت سایز ترانزیستورها جهت ساخت ولتاژهای Vb1 و Vb2 بر روی شکل نمایش داده شده است. در این شکل عرض ترانزیستور M1 یک چهارم سایر ترانزیستورها و ولتاژ Overdrive آن ۲ برابر آن هاست.برای تعیین سایز ترانزیستورهای مدار بایاس، ابتدا ولتاژهای بایاس مورد نیاز تویت کننده را محاسبه نمایید، سپس با در نظر گرفتن Vov مورد نیاز ترانزیستورهای مختلف ، نسبت ابعادشان را تعیین کننده

هم چنین در این مدار سطح DC خروجی وابسته به پارامترهای ترانزیستور ها بوده و مقدار معینی ندارد. هم چنین با توجه به mismatch بین عناصر مدار، سطح DC خروجی در دو طرف متفاوت خواهد بود. بنابراین برای تنظیم و تثبیت ولتاژ DC خروجی به مدار CMFB (فیدبک DC) نیاز دارد. به این منظور مدار CMFB شکل( $^{\circ}$ ) پیشنهاد می گردد. البته دقت کنید که هر دو طبقه نیاز به مدار CMFB دارد.





شکل(۳)



### دانشکده مهندسی برق و کامپیوتر

### پروژه پایانی درس الکترونیک ۳





۱) مدار را برای دستیابی به مشخصات ذکر شده در جدول.۲ طراحی کنید. تمامی محاسبات و تحلیل های دستی را در گزارش خود بیاورید. در صورت عدم نیاز به مقاومت سری با خازن جبران ساز می توانید آن را از طراحی خود حذف کنید.

جدول.٢

| Parameter                 | Value             |
|---------------------------|-------------------|
| DC Gain (dB)              | >75               |
| UGBW (MHz)                | >800              |
| Phase Margin (°)          | 68                |
| CL (pF)                   | 1                 |
| <b>Output Swing (Vpp)</b> | 1                 |
| Vo,DC (V)                 | 0.9               |
| Power (mW)                | <10               |
| Corners                   | SS85, TT27, FF-20 |

### ۳- شبیه سازی تقویت کننده طراحی شده

- ۱) مدار مورد نظر را در محیط Cadence شبیه سازی DC کرده و نقطه کار ترانزیستورها، ولتاژ تمامی گره ها و جریان
  تمام شاخه های مدار را گزارش کنید.
- ۲) توان مصرفی تقویت کننده را گزارش کنید. ( شکل موج جریان کشیده شده از منبع تغذیه را در گزارش خود بیاورید.)
- ۳) تقویت کننده طراحی شده را در محیط Cadence شبیه سازی AC کرده و بهره UGBW، ac و حاشیه فاز را گزارش کنید. پاسخ فرکانسی ( هر دو نمودار بهره و فاز ) به دست آمده از شبیه سازی را با مشخص کردن بهره ac کنید. پاسخ فرکانسی ( هر دو نمودار بهره و فاز ) به دست آمده از شبیه سازی را با مشخص کردن بهره عدال عداد می UGBW ، ac کنید. پاسخ فرکانسی ( هر دو نمودار بهره و فاز ) به دست آمده از شبیه سازی را با مشخص کردن بهره عداد می UGBW ، ac
  - ۴) دیاگرام Bode را برای CMRR رسم کنید.
  - ۵) با توجه به تعریف +PSRR و -PSRR ، مقدار آنها را برای مدار طراحی شده به دست آورید.

# ر استان

### دانشکده مهندسی برق و کامپیوتر

پروژه پایانی درس الکترونیک ۳

دستیار آموزشی: پریا فرج زاده

\*تعریف PSRR به صورت

$$PSRR = \frac{A_{diff}}{A_{\sup ply}}$$

می باشد.

۶) با استفاده از بلوک VCVS (منبع ولتاژ کنترل شده با ولتاژ) خروجی تفاضلی را به خروجی تک انتهایی تبدیل کرده و سپس تقویت کننده را در حلقه فیدبک واحد ببندید، ورودی پالس را با جهش اولت و Vcm=0.9V به مدار اعمال کنید، سپس زمان نشست تقویت کننده را برای دقت ۱/۰ درصد، بر روی نمودار زمانی اندازه گیری و گزارش کنید. دقت کنید که فرکانس ورودی به گونه ای تنظیم شود که خروجی زمان کافی برای رسیدن به دقت مورد نظر را داشته باشد.





۷) روش دیگر اندازه گیری زمان نشست، استفاده از ماشین حساب کیدنس (Calculator -> Settling Time) است که پنجره تنظیمات آن در شکل (۵) نشان داده شده است. با استفاده از این روش نیز زمان نشست را به دست آورده و با مقدار به دست آمده از روش قبلی مقایسه کنید.

| settlingTime          |                                               |   |
|-----------------------|-----------------------------------------------|---|
| Signal                | (vtime('tran "/out+") - vtime('tran "/out-")) | Δ |
| Initial Value Type    | y                                             | ı |
| Initial Value         | مقدار اوليه                                   | ı |
| Final Value Type      | y                                             |   |
| Final Value           | مقدار نهایی                                   | 1 |
| Percent of Step       | درصد مقدار نهایی                              | ı |
| Number of occurrences | single                                        | J |
| Plot/print vs.        | time D                                        | V |
|                       | OK Apply Defaults Close Hell                  | p |

شکل(۵)

۸) میزان Slew Rate تقویت کننده را گزارش کنید.

#### توضيحات

- ✓ مهلت تحویل تمرین تا ساعت ۲۴ سه شنبه ۲۱ تیر می باشد.
- ✓ صفحه اول گزارش باید شامل موضوع تمرین ، نام، نام خانوادگی و شماره دانشجویی باشد. تمامی شکل ها باید شامل
  زیرنویس و جدول ها بالانویس، شماره و توضیحات باشند.
- ✓ گزارش باید شامل نمودارها، جداول، تحلیل کامل و دقیق موارد شبیه سازی شده و پاسخ به سوالات ذکر شده به همراه
  نتیجه گیری باشد. بدیهی است گزارشی که دارای تحلیل نمودار ها و نتایج نباشد فاقد اعتبار است.
  - در هر مرحله از طراحی، ابعاد ترانزیستورهای طراحی شده تان را در یک جدول وارد کنید. در نهایت نیز ابعاد تمام  $\sqrt{}$  ترانزیستورهای مورد استفاده در آپ امپ را در یک جدول مجزا وارد کنید.
    - این تمرین به صورت انفرادی انجام می شود و در صورت مشاهده کپی، نمره تمرین صفر خواهد شد.
    - برای تحویل گزارش تمرین، تمامی تحلیل ها و نتایج شبیه سازی به صورت کامل و مشخص قرار داده شود.
      - ✓ فایل های شبیه سازی (کتابخانه) به همراه گزارش در یک فایل zip در سایت قرار داده شوند.
  - $\sqrt{}$  در صورت داشتن هرگونه سوال در مورد تمرین و انجام شبیه سازی سوالات خود را در واتس آپ بیرسید.